聯發科天璣 9500 曝光:臺積電 N3P 工藝 + 全大核架構,NPU 算力約 100TOPS
IT之家 4 月 29 日消息,根據 @數碼閑聊站 今日爆料,聯發科天璣 9500 將采用新一代臺積電 3nm 強化工藝 N3P 打造,采用全新全大核架構,包括 1*Travis+3*Alto+4*Gelas。其中,Travis 和 Alto 是 Arm 新一代 X9 系超大核,支持 SME 指令集,Gelas 是新 A7 系大核。
此外,天璣 9500 將集成全新微架構的 Immortalis-Drage GPU,提升光追性能并降低功耗,支持全量 AI;擁有 16MB 的 L3 緩存、10MB SLC,升級 NPU 9.0,預計可提供 100TOPS 算力,并將支持 10667Mbps 的 LPDDR5x 內存 + 四通道 UFS4.1 閃存。

根據之前的爆料,聯發科最初計劃采用臺積電 2nm 工藝制造,但考慮到相關工藝價格高昂,且蘋果大幅占用產能,因此聯發科出于成本和產能考慮,選擇 N3P 工藝制造天璣 9500。
雖然 N3P 的能效可能不如臺積電新一代 2nm 制程節點,但仍然比天璣 9400 使用的 N3E 有所改進。此外,天璣 9500 頻率最高有望超過 4GHz,IT之家后續將保持關注。
相關閱讀:
來源:IT之家